CertusPro-NX

高级通用FPGA

最低功耗和最小封装提供10G SERDES——支持多达8个SERDES通道,每通道最高支持10.3 Gbps,封装尺寸小至9x9 mm。与同类FPGA相比功耗降低最多4倍。

更大的片上存储器,支持LPDDR4——高达7.3 Mb片上存储器。同类产品中唯一支持LPDDR4的FPGA。支持1066 Mbps的LPDDR4、DDR3/3L、LPDDR2。

基于莱迪思Nexus平台构建——行业领先的功耗效率。由于采用28 nm FD-SOI技术,器件的软错误率(SER)降低了100倍,可靠性提高了100倍。Certus-NX系列现已推出新器件,带来更多密度范围和特性选择。

CertusPro-NX

特性

  • 多达100 K逻辑单元、 7.3 Mb嵌入式存储模块(EBR、LRAM)、156个18 x 18乘法器、299个可编程IO、8各SERDES通道(每个通道速度高达10.3 Gbps)、支持主流协议(10 G以太网、PCIe Gen 3、DisplayPort、SLVS-EC和CoaXPress)
  • 封装小至9x9 mm2,球间距有0.5、0.8和1.0 mm选择
  • 功耗模式——用户可选择低功耗模式或高性能模式,这一功能是通过FD-SOI可编程反馈偏压实现的
  • 设计安全性——ECDSA位流验证和强大的AES-256加密
  • 快速配置——4 ms内完成I/O配置,100 K逻辑单元器件30 ms内即可完成全部配置
  • 提供商业、工业和汽车(AEC-Q100认证)温度等级

跳转到

产品系列表

CertusPro-NX器件选型指南
更多通用FPGA密度选项尽在Certus-NX系列
特性 LFCPNX-50 LFCPNX-100
逻辑单元 52K 96K
嵌入式存储器(EBR)Bit(Kb) 1728
3744
大型存储器(LRAM)Bit(Kb) 2048
3584
18 X 18乘法器 96
156
ADC模块 2
2
GPLL 3
4
PCIe Gen3 Hard IP 1
1
温度等级1 C, I, A C, I, A
0.5 mm I/O总数(宽范围、高性能、ADC3)/ SERDES通道

LFCPNX-50 LFCPNX-100
ASG256 (9 x 9 mm)2 165 (75, 84, 6) / 4
165 (75, 84, 6) / 4
0.8 mm I/O总数(宽范围、高性能、ADC3)/ SERDES通道

LFCPNX-50 LFCPNX-100
CBG256 (14 x 14 mm)2 165 (75, 84, 6) / 4
165 (75, 84, 6) / 4
BBG484 (19 x 19 mm)2 269 (167, 96, 6) / 4
305 (167, 132, 6) / 8
1.0 mm I/O总数(宽范围、高性能、ADC3)/ SERDES通道

LFCPNX-50 LFCPNX-100
BFG484 (23 x 23 mm) 269 (167, 96, 6) / 4
305 (167, 132, 6) / 4
LFG672 (27 x 27 mm) 305 (167, 132, 6) / 8

1. C = 商业,I = 工业,A = 汽车
2. 提供汽车级器件
3. 每个ADC的引脚数量均反映了专用互补对和vRef的使用情况

解决方案示例

智能SFP+光学模块

  • 实现强化的以太网功能(如以太网分界、OAM处理、SLA监控等)
  • 封装尺寸小至9x9 mm2,支持10 Gb以太网,拥有100 K逻辑单元
  • 行业领先的功耗效率,简化散热管理
  • 硬核10 Gb以太网PCS模块支持10.3125 Gbps的10GBASE-R ;可使用以太网MAC IP

控制平面安全和硬件管理

  • 通过PCIe将CPU桥接到多个控制平面外设(I2C、UART、GPIO)、电路板管理功能和10GE控制平面通信
  • 在FPGA上实现安全功能(例如加密、身份验证)有助于保护控制平面通信
  • 10G SERDES支持 PCIe Gen 3 x 4(硬核 IP)和10 Gb以太网(硬核IP实现10GBASE-R PCS)
  • 由于采用FD-SOI技术,软错误率(SER)降低100倍,可实现极高的系统稳定性和长时间正常运行
  • FPGA快速配置支持电路板管理需求和PCIe启动时间要求

机器视觉

  • 高性能SLVS-EC传感器的视觉处理和桥接
  • 10G SERDES支持SLVS-EC传感器接口、10 GigE Vision和CoaXPress
  • 9 x 9 mm2小尺寸封装和行业领先的功耗效率,满足尺寸和热预算受限的摄像头模块的严苛要求
  • 高达7.3 Mb的片上存储器,用于ISP和视觉处理
  • 支持LPDDR4外部存储器,可实现帧缓冲

帧抓取器

  • 图像采集、预处理和DMA,通过PCIe传到主机PC
  • 10G SERDES支持10 GigE Vision、CoaXPress和PCIe Gen 3x4(硬核IP)
  • 高达7.3 Mb的片上存储器,用于视频处理/标记
  • 支持LPDDR4外部存储器,可实现帧缓冲

智能摄像头AI处理

  • 分担SoC的AI处理和ISP任务
  • 使用高性能IO(HPIO),通过MIPI以每通道高达1.5 Gbps的速度连接主流的图像传感器
  • 高达7.3 Mb的片上存储器和灵活的DSP资源,可高效进行AI处理和ISP
  • 支持LPDDR4外部存储器,可实现帧缓冲
  • 通过MIPI或PCIe灵活输出到SoC让智能设备实现高质量成像

视频

Automate Stack V4.0

Lattice Automate™解决方案集合V4.0

莱迪思展示了Automate解决方案集合,为工业自动化系统设计人员提供评估、开发和部署基于FPGA的RISC-V软件可编程应用所需的工具。
CAST TSN Endpoint

CAST TSN端点

该演示展示了基于莱迪思CertusPro™-NX的TSN以太网端点参考设计,适用于工业自动化、汽车等应用。TSN端点支持定时同步(IEEE 802.1AS)、流量整形(802.1Qav/Qbv)和抢占支持(802.1Qbu 和 802.3br),以及可选冗余(802.1CB)。
E-Con Systems Multi-Camera Frame Grabber Card

E-Con Systems多摄像头帧抓取卡

该演示展示了一个稳健的汽车多摄像头系统,其配备帧抓取卡,通过GMSL聚合来自8个STURDeCAM31摄像头的视频输入,并通过PCI将输出传输至主机。
El Camino Industrial Control Reference Design Using Ethernet-Based Fieldbus Standards for Remote I/O Communication

El Camino工业控制参考设计:采用基于以太网的现场总线标准实现远程I/O通信

该演示展示了莱迪思全新ADI开发板的快速评估与快速原型开发能力。这款开发板支持PROFINET和EtherCAT工业通信,能为采用IEEE以太网标准及专用工业协议的工业控制解决方案提供远程I/O实时通信支持。此外,该演示在莱迪思参考设计上实现了PROFINET解决方案,有助于开发者深入了解各类工业协议的运行机制。
intoPIX RAW Bayer Compressed Video Data Transported Over Ethernet Using TicoRAW

intoPIX通过TicoRAW技术实现RAW Bayer压缩视频数据的以太网传输方案

本视频带您了解将TicoRAW技术集成到Holoscan SDK参考设计中如何革新视频数据传输。该演示展示了拜耳格式原始视频数据通过以太网的无缝压缩与传输,突出体现了TicoRAW的高效性与画质保真性。
Logic Fruit Technologies Inc. ARINC 818-3 IP

Logic Fruit Technologies公司的ARINC 818-3 IP

Logic Fruit Technologies设计并实现了ARINC 818-3收发器IP核,该IP核支持多种线路速率,最高可达24x。此IP遵循DO-254标准,并已获得DAL-B认证。在本演示中,我们成功将该IP核移植到莱迪思CertusPro™-NX FPGA上,充分展现了其稳健的性能与强大的通用性。
Macnica Practical Design for Customers Using Lattice PCIe IP

Macnica面向客户的莱迪思PCIe IP核实用设计方案

视频介绍了PCIe快速入门项目:该项目由Macnica为不熟悉PCIe的莱迪思用户开发,其Gen 2 x 1设计在占用极少资源的同时,能够满足工业市场的需求。核心特性包括中断支持、充足的时序裕量,以及实用的DMA控制——即“Smart DMA”。该套件旨在助力客户采用莱迪思器件,并加快开发进程。
Neurala DNN Acceleration with Lattice CertusPro™-NX

Neurala基于莱迪思CertusPro™-NX的DNN加速方案

该演示展示了Neurala的专利L-DNN技术的应用:AI模型处理在莱迪思FPGA与树莓派(RasPi)之间实现高效分担——神经网络(NN)主干在莱迪思CertusPro™-NX上处理,而神经网络头部则在配套芯片(树莓派)上运行。这一设置充分体现了莱迪思FPGA与树莓派的无缝集成及协同处理能力,凸显了二者在高级AI应用中的潜力。
"Oregano Systems 10 Gbit High-Accuracy PTP Solution "

Oregano Systems 10 Gbit高精度PTP解决方案

syn1588产品系列的这一最新成员是一款低功耗、高精度、支持PTP的10 Gbit以太网网络接口卡,它采用了Oregano Systems先进的PTP IP核。本演示基于莱迪思CertusPro™-NX器件,展示了其与Meinberg Funkuhren公司的高性能10 Gbit PTP主时钟的交互过程。
Sensor Fusion - Radar, LiDAR, Camera + Robot Arm control

传感器融合:雷达、激光雷达、摄像头+机械臂控制

该演示可同时处理雷达、激光雷达和摄像头传感器数据,实时展示多传感器间的融合数据处理过程。它体现了输入/输出(I/O)的灵活性,以及处理多传感器和机器学习任务的计算能力。传感器数据(摄像头、雷达、压力传感器数据)经FPGA预处理后,通过PCIe传输至CPU(树莓派)。CPU控制机械臂,并将位置信息回传至FPGA,由FPGA生成机械臂的控制指令。
Server Management Application  with Lattice OpenBIC Solution

使用莱迪思OpenBIC解决方案的服务器管理应用

该演示展示了开放式基板接口控制器(Open Baseboard Interface Controller)解决方案与Meta YB3服务器解决方案的结合——莱迪思FPGA负责收集所有传感器信息,并将这些信息传递给BMC。
Tecphos GigEVision and CoaXPress IP for Lattice CertusPro™-NX

适用于莱迪思CertusPro™-NX的Tecphos GigEVision和CoaXPress IP核

该演示展示了莱迪思CertusPro™-NX FPGA通过同轴电缆接收来自CoaXPress摄像头的视频流,并通过以太网将该视频流传输至一台标准PC,将视频流显示在显示器上。
Yongatek Lattice ORAN™ Radio Unit Implemented on CPNX-100

在CPNX-100上实现Lattice ORAN™射频单元

本演示介绍了莱迪思ORAN™射频单元(O-RU),它具备多项先进功能,包括在莱迪思CertusPro™-NX FPGA上实现的低层物理层(Lower PHY)基带处理,具体涵盖快速傅里叶变换/逆快速傅里叶变换(FFT/IFFT)、循环前缀(CP)的添加与移除、物理随机接入信道(PRACH)滤波以及数字波束成形。该O-RU支持多达4个发射天线和4个接收天线(4T4R),射频带宽为100MHz,工作频率高达6GHz。此外,它配备了用于与高层物理层(Higher PHY)进行I&Q采样交换的以太网接口,以及与射频前端(RFFE)相连的JESD204B接口,凸显了其在现代通信系统中稳健的性能和强大的通用性。
CertusPro-NX: Power Consumption Comparison

CertusPro-NX:功耗对比

观看功耗对比演示:比较了在运行10 Gbps SERDES设计时,莱迪思CertusPro-NX与两款FPGA竞品的功耗。
CertusPro-NX: AI/ML Analytics Demonstration

CertusPro-NX:AL/ML分析演示

该演示展示了莱迪思CertusPro-NX FPGA通过较高的内部存储器密度和快速并行处理架构实现高级智能视觉分析。
CertusPro-NX: Reliability Comparison

CertusPro-NX:可靠性对比

芯片故障的一个主要原因是由辐射粒子撞击引起的单粒子翻转(SEU)。该演示对暴露在α粒子流中的莱迪思CertusPro-NX FPGA和两款类似的FPGA竞品进行了比较。

获奖情况

2022年度工程成就计划领导奖(LEAP)

金奖 - 嵌入式计算类别

嵌入式计算设计颁发的Embedded World最佳展览奖

处理器和IP类别

设计资源

开发套件和开发板

我们的开发板和开发套件能够简化您的设计流程

IP和参考设计

使用经过预先测试、可重复使用的功能简化您的设计工作

软件

覆盖整个设计流程,非常易于使用

文档

快速参考
技术资源
资讯资源
下载
标题 编号 版本 日期 格式 文件大小
选择全部
[IBIS AMI] CertusPro-NX
This document would be provided through Technical Support Request after sign-in to the Lattice web site. Please refer to Answer Database FAQ 6539 for detailed instructions.
FPGA-MD-02047 1.0 5/19/2023 WEB
CertusPro-NX Family Data Sheet
FPGA-DS-02086 2.4 8/5/2025 PDF 4.2 MB
I3C Target Driver API Reference
FPGA-TN-02338 1.0 12/21/2023 PDF 769.7 KB
I3C Controller Driver API Reference
FPGA-TN-02342 1.0 12/21/2023 PDF 894.8 KB
[BSDL] LFCPNX-50 BBG484
FPGA-MD-02045 1.14 2/7/2023 BSM 66.2 KB
[BSDL] LFCPNX-50 BFG484
FPGA-MD-02045 1.14 2/7/2023 BSM 65.9 KB
[BSDL] LFCPNX-50 CBG256
FPGA-MD-02045 1.14 2/7/2023 BSM 50.9 KB
[BSDL] LFCPNX-100 CBG256
FPGA-MD-02024 1.14 6/23/2021 BSM 51 KB
[BSDL] LFCPNX-100 LFG672
FPGA-MD-02024 1.14 6/23/2021 BSM 73.4 KB
[BSDL] LFCPNX-100 BBG484
FPGA-MD-02024 1.14 6/23/2021 BSM 68.2 KB
[BSDL] LFCPNX-100 ASG256
FPGA-MD-02024 1.14 6/23/2021 BSM 51 KB
[BSDL] LFCPNX-50 ASG256
FPGA-MD-02045 1.14 2/7/2023 BSM 50.9 KB
Package Diagrams
FPGA-DS-02053 8.5 8/5/2025 PDF 9.4 MB
Memory User Guide for Nexus Platform
FPGA-TN-02094 1.8 10/1/2025 PDF 2 MB
SGDMA Driver API Reference
FPGA-TN-02340 1.4 6/26/2025 PDF 560.9 KB
Triple-Speed Ethernet Driver API Reference
FPGA-TN-02341 1.2 6/26/2025 PDF 568.1 KB
QSPI Flash Controller Driver API Reference
FPGA-TN-02339 1.4 6/26/2025 PDF 652.7 KB
Power Management and Calculation for Certus-NX, CertusPro-NX, and MachXO5-NX Devices
FPGA-TN-02257 1.1 5/31/2022 PDF 1 MB
sysI/O User Guide for Nexus Platform
FPGA-TN-02067 2.8 10/13/2025 PDF 820.9 KB
Common Programming and Configuration FAQs with Supplementary Concepts for CrossLink-NX, Certus-NX, and CertusPro-NX
FPGA-AN-02048 1.5 1/16/2025 PDF 1.8 MB
CertusPro-NX Hardware Checklist
FPGA-TN-02255 1.6 9/3/2025 PDF 888.4 KB
CertusPro-NX High-Speed I/O Interface
FPGA-TN-02244 1.6 7/9/2025 PDF 3.9 MB
CertusPro-NX SerDes/PCS User Guide
FPGA-TN-02245 1.5 5/27/2025 PDF 3.4 MB
ADC User Guide for Nexus Platform
FPGA-TN-02129 2.1 10/13/2025 PDF 1.3 MB
Soft Error Detection (SED)/Correction (SEC) User Guide for Nexus Platform
FPGA-TN-02076 2.3 10/13/2025 PDF 806.2 KB
Multi-Boot User Guide for Nexus Platform
FPGA-TN-02145 2.4 8/27/2025 PDF 1.4 MB
sysDSP User Guide for Nexus Platform
FPGA-TN-02096 1.7 6/26/2024 PDF 1.3 MB
Single Event Upset (SEU) Report for Nexus Platform
FPGA-TN-02174 1.8 10/13/2025 PDF 453.7 KB
MIPI D-PHY Bandwidth Matrix and Implementation
FPGA-TN-02090 1.3 5/23/2024 PDF 947.5 KB
Sub-LVDS Signaling Using Lattice Devices
FPGA-TN-02028 2.6 12/10/2024 PDF 560.4 KB
PCB Layout Recommendations for BGA Packages
FPGA-TN-02024 5.6 12/10/2024 PDF 6.2 MB
Thermal Management
FPGA-TN-02044 5.7 10/13/2025 PDF 1.1 MB
Using TraceID
FPGA-TN-02084 2.8 4/15/2025 PDF 493.8 KB
Minimizing System Interruption During Configuration Using TransFR Technology
FPGA-TN-02198 4.5 3/6/2025 PDF 1.6 MB
[IBIS] CertusPro-NX
FPGA-MD-02025 1.2 7/3/2024 ZIP 15.6 MB
CertusPro-NX Reinvigorates General-Purpose FPGAs
1.0 6/23/2021 PDF 294.4 KB
CertusPro-NX 100K Pinout
FPGA-SC-02022 1.0 11/29/2021 CSV 33.5 KB
CertusPro-NX 50K Pinout
FPGA-SC-02045 1.0 2/11/2023 CSV 24.8 KB
标题 编号 版本 日期 格式 文件大小
选择全部
CertusPro-NX Family Data Sheet
FPGA-DS-02086 2.4 8/5/2025 PDF 4.2 MB
标题 编号 版本 日期 格式 文件大小
选择全部
Advanced Configuration Security Usage Guide for Nexus Platform
This document would be provided through Technical Support Request after sign-in to Lattice web site. Please refer to Answer Database FAQ 6848 for detail instruction
FPGA-TN-02176 2.1 9/23/2025 WEB
I3C Target Driver API Reference
FPGA-TN-02338 1.0 12/21/2023 PDF 769.7 KB
I3C Controller Driver API Reference
FPGA-TN-02342 1.0 12/21/2023 PDF 894.8 KB
Memory User Guide for Nexus Platform
FPGA-TN-02094 1.8 10/1/2025 PDF 2 MB
Migrating Designs from AMD CPLD/FPGA Devices to Lattice FPGA Devices
FPGA-AN-02081 1.1 8/27/2024 PDF 2.6 MB
SGDMA Driver API Reference
FPGA-TN-02340 1.4 6/26/2025 PDF 560.9 KB
Triple-Speed Ethernet Driver API Reference
FPGA-TN-02341 1.2 6/26/2025 PDF 568.1 KB
QSPI Flash Controller Driver API Reference
FPGA-TN-02339 1.4 6/26/2025 PDF 652.7 KB
Power Management and Calculation for Certus-NX, CertusPro-NX, and MachXO5-NX Devices
FPGA-TN-02257 1.1 5/31/2022 PDF 1 MB
sysCLOCK PLL Design and User Guide for Nexus Platform
FPGA-TN-02095 2.7 10/13/2025 PDF 1.9 MB
sysI/O User Guide for Nexus Platform
FPGA-TN-02067 2.8 10/13/2025 PDF 820.9 KB
Common Programming and Configuration FAQs with Supplementary Concepts for CrossLink-NX, Certus-NX, and CertusPro-NX
FPGA-AN-02048 1.5 1/16/2025 PDF 1.8 MB
Adding Scalable Power and Thermal Management to Nexus FPGAs
FPGA-AN-02079 1.0 1/31/2024 PDF 1.3 MB
CertusPro-NX Hardware Checklist
FPGA-TN-02255 1.6 9/3/2025 PDF 888.4 KB
CertusPro-NX High-Speed I/O Interface
FPGA-TN-02244 1.6 7/9/2025 PDF 3.9 MB
CertusPro-NX SerDes/PCS User Guide
FPGA-TN-02245 1.5 5/27/2025 PDF 3.4 MB
ADC User Guide for Nexus Platform
FPGA-TN-02129 2.1 10/13/2025 PDF 1.3 MB
Soft Error Detection (SED)/Correction (SEC) User Guide for Nexus Platform
FPGA-TN-02076 2.3 10/13/2025 PDF 806.2 KB
Multi-Boot User Guide for Nexus Platform
FPGA-TN-02145 2.4 8/27/2025 PDF 1.4 MB
sysDSP User Guide for Nexus Platform
FPGA-TN-02096 1.7 6/26/2024 PDF 1.3 MB
Single Event Upset (SEU) Report for Nexus Platform
FPGA-TN-02174 1.8 10/13/2025 PDF 453.7 KB
MIPI D-PHY Bandwidth Matrix and Implementation
FPGA-TN-02090 1.3 5/23/2024 PDF 947.5 KB
Sub-LVDS Signaling Using Lattice Devices
FPGA-TN-02028 2.6 12/10/2024 PDF 560.4 KB
Solder Reflow Guide for Surface Mount Devices
FPGA-TN-02041 5.1 8/5/2025 PDF 693.7 KB
PCB Layout Recommendations for BGA Packages
FPGA-TN-02024 5.6 12/10/2024 PDF 6.2 MB
Thermal Management
FPGA-TN-02044 5.7 10/13/2025 PDF 1.1 MB
Using TraceID
FPGA-TN-02084 2.8 4/15/2025 PDF 493.8 KB
Minimizing System Interruption During Configuration Using TransFR Technology
FPGA-TN-02198 4.5 3/6/2025 PDF 1.6 MB
标题 编号 版本 日期 格式 文件大小
选择全部
Package Diagrams
FPGA-DS-02053 8.5 8/5/2025 PDF 9.4 MB
CertusProNX-100-CBG256-DD
1.0 1/10/2024 CSV 45.8 KB
CertusPro-NX 100K Pinout
FPGA-SC-02022 1.0 11/29/2021 CSV 33.5 KB
CertusPro-NX 50K Pinout
FPGA-SC-02045 1.0 2/11/2023 CSV 24.8 KB
标题 编号 版本 日期 格式 文件大小
选择全部
Cryptographic Engine (CRE) Demo for CertusPro-NX - User Guide
FPGA-UG-02193 0.80 10/9/2023 PDF 1.2 MB
sysCLOCK PLL Design and User Guide for Nexus Platform
FPGA-TN-02095 2.7 10/13/2025 PDF 1.9 MB
sysCONFIG User Guide for Nexus Platform
FPGA-TN-02099 3.5 7/15/2025 PDF 4.1 MB
标题 编号 版本 日期 格式 文件大小
选择全部
Design Advisory for Nexus LVDS-based SGMII
FPGA-DA250601 1.0 6/3/2025 PDF 77.4 KB
标题 编号 版本 日期 格式 文件大小
选择全部
Lattice OrCAD Capture Schematic Library (OLB)
This file contains an OrCAD Capture Schematic Library (OLB file type) for all Lattice products. This .zip file also includes a .xls worksheet with a list of the contents of the OLB. These symbols can be used to help with OrCAD schematic designs.
FPGA-SC-02005 8.8 10/13/2025 ZIP 3 MB
标题 编号 版本 日期 格式 文件大小
选择全部
Random Bin Picking Based On Structured-Light 3D Scanning
WP0043 2.0 5/22/2025 PDF 3.7 MB
Rapid Prototype Work Flow with HDL Coder - 5G OFDM and Single Tone Modulation Use Case
WP0039 1.0 8/8/2024 PDF 1.8 MB
CertusPro-NX Reinvigorates General-Purpose FPGAs
1.0 6/23/2021 PDF 294.4 KB
Comparative Study on Low Power FPGA Solutions
WP0037 1.0 4/23/2024 PDF 2 MB
标题 编号 版本 日期 格式 文件大小
选择全部
[BSDL] LFCPNX-50 BBG484
FPGA-MD-02045 1.14 2/7/2023 BSM 66.2 KB
[BSDL] LFCPNX-50 BFG484
FPGA-MD-02045 1.14 2/7/2023 BSM 65.9 KB
[BSDL] LFCPNX-50 CBG256
FPGA-MD-02045 1.14 2/7/2023 BSM 50.9 KB
[BSDL] LFCPNX-100 CBG256
FPGA-MD-02024 1.14 6/23/2021 BSM 51 KB
[BSDL] LFCPNX-100 LFG672
FPGA-MD-02024 1.14 6/23/2021 BSM 73.4 KB
[BSDL] LFCPNX-100 BBG484
FPGA-MD-02024 1.14 6/23/2021 BSM 68.2 KB
[BSDL] LFCPNX-100 ASG256
FPGA-MD-02024 1.14 6/23/2021 BSM 51 KB
[BSDL] LFCPNX-50 ASG256
FPGA-MD-02045 1.14 2/7/2023 BSM 50.9 KB
标题 编号 版本 日期 格式 文件大小
选择全部
CertusPro-NX Device Family Delphi Models
FPGA-MD-02026 1.1 11/30/2021 ZIP 37.2 KB
标题 编号 版本 日期 格式 文件大小
选择全部
[IBIS AMI] CertusPro-NX
This document would be provided through Technical Support Request after sign-in to the Lattice web site. Please refer to Answer Database FAQ 6539 for detailed instructions.
FPGA-MD-02047 1.0 5/19/2023 WEB
[IBIS] CertusPro-NX
FPGA-MD-02025 1.2 7/3/2024 ZIP 15.6 MB

支持

技术支持

有问题?我们来帮助您

质量和可靠性

参考资料帮助解答您的问题