莱迪思的LPC总线控制器参考设计实现了LPC主机和LPC外设,支持所需的七个LPC控制信号。这个设计用Verilog或VHDL实现,莱迪思的设计工具用于综合、布局和布线,以及模拟。可以有针对性地用多种莱迪思器件系列进行设计,它占用很少资源的特点使其能够移植到不同的FPGA / CPLD架构。该参考设计是基于英特尔的引脚数少的接口规范(1.1版)。
* 也可用其他器件.
注意: 以上所示的性能和设计规模仅是估计。实际结果可能取决于所选择的参数,时序约束和所用的器件。若要了解更详细的情况,请查阅设计文件。除非另有说明,所有的代码和设计工作都是在PC平台上完成的。