Lattice Solutions

Everything you need to quickly and easily complete your design

Solution Type



Device Support










Tags



























































Providers

  • CrossLink-NX VIP传感器输入板

    Board

    CrossLink-NX VIP传感器输入板

    Intended for use with the Lattice Embedded Vision Development Kit. Includes 4 camera inputs and HyperRam for embedded video applications with CrossLink-NX
    VIP 
    CrossLink-NX VIP传感器输入板
  • CrossLink-NX评估板

    Board

    CrossLink-NX评估板

    CrossLink-NX评估板载有一片40K逻辑单元的CrossLink-NX FPGA;可轻松访问FPGA上的大多数I/O和PCIe 5G SERDES; 拥有FPGA中间层板卡(FMC)、Raspberry Pi、MIPI CSI-2、D-PHY和通用接头,大大扩展了易用性。
    CrossLink-NX评估板
  • USB3-GbE VIP IO开发板

    Board

    USB3-GbE VIP IO开发板

    适用于视频接口平台(VIP)的USB 3.0 和千兆以太网输出板
    USB3-GbE VIP IO开发板
  • 对象计数

    Reference Design

    对象计数

    基于莱迪思sensAI的对象计数应用示例。包括SPI、DDR IP模块、ISP引擎、8个CNN引擎和一个计数/标记叠加(overlay)引擎。
    对象计数
  • CNN Plus加速器IP

    IP Core

    CNN Plus加速器IP

    使用CNN实现超低功耗AI解决方案。最多可配置16位位宽。可搭配莱迪思神经网络编译器软件工具。
    CNN Plus加速器IP
  • CSI-2/DSI D-PHY发送器

    IP Core

  • CSI-2/DSI D-PHY接收器

    IP Core

    CSI-2/DSI D-PHY接收器

    模块化MIPI/D-PHY IP——接收MIPI CSI-2/DSI数据进一步处理的PHY。最多支持4条MIPI通道,速率达10Gb/s。
    CSI-2/DSI D-PHY接收器
  • FPD-LINK发送器

    IP Core

    FPD-LINK发送器

    Modular MIPI/D-PHY IP - Convert Pixel Data Streams to an FPD-LINK Video Stream
    FPD-LINK发送器
  • FPD-LINK接收器

    IP Core

    FPD-LINK接收器

    Modular MIPI/D-PHY IP - Converts FPD-LINK Video Streams to Pixel Clock Domain
    FPD-LINK接收器
  • SubLVDS图像传感器接收器

    IP Core

    SubLVDS图像传感器接收器

    Modular MIPI/D-PHY IP - Converts SubLVDS Image Sensor Video Stream to Pixel Clock Domain
    SubLVDS图像传感器接收器
  • MIPI DSI/CSI-2转OpenLDI LVDS接口桥接参考设计

    Reference Design

    MIPI DSI/CSI-2转OpenLDI LVDS接口桥接参考设计

    莱迪思CrossLink FPGA参考设计将MIPI DSI或CSI-2接口的移动处理器和图像传感器连接到OpenLDI LVDS接口显示屏。
    MIPI DSI/CSI-2转OpenLDI LVDS接口桥接参考设计
  • N:1 MIPI CSI-2摄像头聚合器桥接

    Reference Design

  • SubLVDS转MIPI CSI-2图像传感器桥接参考设计

    Reference Design

    SubLVDS转MIPI CSI-2图像传感器桥接参考设计

    莱迪思CrossLink FPGA参考设计将SubLVDS接口的图像传感器桥接至MIPI CSI-2接口的应用处理器。
    SubLVDS转MIPI CSI-2图像传感器桥接参考设计
  • 使用CrossLink-NX实现4:1图像聚合

    Reference Design

  • 使用CrossLink-NX实现4:1图像聚合

    Demo

    使用CrossLink-NX实现4:1图像聚合

    Modular MIPI/D-PHY Demonstration - Aggregates four MIPI CSI-2 inputs to a single parallel output stream, which is then displayed on HDMI.
    使用CrossLink-NX实现4:1图像聚合
  • Page 1 of 3
    First Previous
    1 2 3
    Next Last
    Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.