IEEE 1588 Syn1588®Clock_M IP核

Oregano Systems LogoSYN1588®Clock_M IP核提供准确的时钟同步,符合针对工业以太网应用的IEEE 1588标准1.0和2.0版。该IP核提供准确、高精度的硬件时钟,该时钟使用96位宽加法器的时钟架构,支持的输入时钟频率范围为10-200 MHz。此外,SYN1588 Clock_M IP核还包含一个MII-Scanner单元,可扫描所有以太网通讯来寻找IEEE 1588同步数据包。一旦侦测到任何同步数据包,将复制本地时钟的96位宽时间戳信息,并与状态和标识数据一起载入到一个时间戳FIFO。

评估板和许可证条款

请访问http://www.oregano.at联系Oregano公司获得相关信息

特性

  • 支持10/100 Mbit/s半双工和全双工模式
  • 出厂时自带PTP协议栈1.0和2.0版本(Linux或Windows®)
  • 支持SPI级联和独立子模式
  • SPI数据速率高达20 Mbit/s
  • 16位SPI数据传输以及到内部SPI控制器的32位接口
  • 1 pps输出
  • 2个定时器输出,定时器周期范围为100纳秒至14000秒
  • 2个事件输入将产生一个时间戳,并将其储存在时间戳FIFO中
  • 事件处理速率最高可达5 MHz,取决于主处理器速度
  • 2个触发输出信号可用于在某个时间点上生成一个信号转变
  • 所有的事件、周期和触发信号都与内部高精度时钟同步
  • 出厂时自带test bench,确保100%的代码覆盖率
  • 可支持GPS定时接收机
  • 可申请获取RMII接口

下载数据手册查阅完整的特性列表

应用

  • 测试和测量
  • 工业自动化和控制
  • 远程通信
  • 军事
  • 电力工业

立即跳转到

框图

下方框图中绿色部分为Syn1588 Clock_M IP核,框图展示了该IP如何与通信系统互连。

性能和资源使用数据

以下是典型的性能和资源使用数据。

莱迪思器件 Slice LUT REG EBR fMAX (MHz)
XP 2178 2866 1941 2 75
XP2 2069 2834 1941 2 125

订购信息

Oregano Systems公司销售该IP核并提供相关支持,通过contact@oregano.at联系Oregano Systems公司或访问www.oreganosystems.at获得更多信息。

文档

快速参考
标题 编号 版本 日期 格式 文件大小
Oregano IEEE 1588 Syn1588 Clock_M Data Sheet
The SYN1588®Clock_M IP-core provides highly accurate clock synchronization compliant to the IEEE 1588 standard version 1.0 and 2.0 for industrial Ethernet applications.
1/22/2008 PDF 74.3 KB
Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.