Lattice Blog

Share:

莱迪思全新推出Propel

Introducing Lattice Propel
Posted 06/04/2020 by Roger Do

Posted in

无论处于什么行业或开发何种应用,设备开发人员都面临着将产品快速有效推向市场的持续压力。这就是为何开发人员已经熟悉特定的硬件平台时,他们会倾向于一直使用该平台。他们没有时间培养新的技能并使用不熟悉的技术来实现其应用。

在莱迪思,我们深谙低功耗FPGA在网络边缘应用上的能力和潜力(更多有关该话题的内容,请阅读相关博文12)。因此,对于Lattice Propel™设计环境的推出,我们倍感自豪。Propel包括两个强大的工具: Propel Builder(IP系统集成工具)和Propel SDK(应用的软件开发工具)。各个层次的开发人员,无论是FPGA开发新人还是经验丰富的专家,都能使用Propel快速设计基于莱迪思FPGA的应用,用于通信、计算、工业、汽车和消费电子市场。

例如,不熟悉RTL代码的新手开发人员可以通过Propel方便易用的图形用户界面(GUI)创建基于莱迪思FPGA的设计。他们只需要将IP模块拖放到设计中,然后,Propel将自动完成设计布局以纳入新IP。而经验丰富的开发人员则可以使用Propel Builder的脚本编辑工具直接编辑FPGA代码,从而快速优化其应用或将其移植到另一颗莱迪思FPGA。

Lattice Propel Builder - Build Your System in Minutes

Propel发布之初即支持8种不同的处理器内核和外设IP模块,随着今后支持更多IP,实现处理器应用将变得非常简单。尤为重要的是Propel支持RISC-V IP。莱迪思是首家支持RISC-V IP核的基于闪存和SRAM的FPGA供应商。鉴于RISC-V的开源特性,该处理器架构越来越受到硬件开发人员的欢迎,因为无须购买专利处理IP。

Lattice Propel - RISC-V Architecture for Software Portability

除了实现快速的硬件开发,Propel可以让软件开发人员在硬件准备就绪之前就开始工作,大大节省了时间。莱迪思Propel SDK提供行业标准的软件开发工具和资源库,因此开发人员也可以快速轻松地构建、编译、分析和调试其应用软件。

莱迪思还将举办网络研讨会探讨更多关于莱迪思Propel的内容,欢迎有兴趣进一步了解该设计环境功能和特性的观众参加,届时我们还将介绍如何使用该设计环境逐步开发一个可运行的系统。系统设计从概念到“Hello World”演示,仅需不到十分钟。研讨会将于北京时间2020年6月30日2:00 PM开始,请访问莱迪思网络研讨会页面进行注册。

Propel发布时支持莱迪思MachXO3D™ FPGA,实现安全的系统控制。我们将很快新增支持用于网络边缘AI和智能视觉应用的FPGA。

了解更多

Share:

Like most websites, we use cookies and similar technologies to enhance your user experience. We also allow third parties to place cookies on our website. By continuing to use this website you consent to the use of cookies as described in our Cookie Policy.